Du befindest dich hier: FSI Informatik » Prüfungsfragen und Altklausuren » Hauptstudiumsprüfungen » Lehrstuhl 3 » Technologie (Übersicht)
Unterschiede
Hier werden die Unterschiede zwischen zwei Versionen der Seite angezeigt.
Nächste Überarbeitung | Vorherige Überarbeitung | ||
pruefungen:hauptstudium:ls3:asic-2018-04 [10.04.2018 12:05] – angelegt x-flix | pruefungen:hauptstudium:ls3:asic-2018-04 [10.04.2018 12:31] (aktuell) – x-flix | ||
---|---|---|---|
Zeile 1: | Zeile 1: | ||
- | Es stehen Beispielprüfungsfragen vom Dozentent im StudOn bereit. Entspannte Atmosphaere. Einige Fragten bzw genauigkeit | + | Es stehen Beispielprüfungsfragen vom Dozentent im StudOn bereit. Entspannte Atmosphaere. Einige Fragten bzw die Genauigkeit |
Note 2,0 | Note 2,0 | ||
Es gibt drei Prüfungsabschnitte: | Es gibt drei Prüfungsabschnitte: | ||
- | Technologie | + | ====== |
F: Was ist ein Asic? | F: Was ist ein Asic? | ||
+ | |||
F: Was sind die Vorteile eines ASICs gegenueber anderen Architekturen | F: Was sind die Vorteile eines ASICs gegenueber anderen Architekturen | ||
+ | |||
F: Was war die entscheidende Erfindugn fuer IC Design? | F: Was war die entscheidende Erfindugn fuer IC Design? | ||
+ | |||
F: Male mal einen Feldeffekttransistor ... Wie funktioniert er | F: Male mal einen Feldeffekttransistor ... Wie funktioniert er | ||
+ | |||
F: Wie sind die 3 Bereiche eines Feldeffekttransistors? | F: Wie sind die 3 Bereiche eines Feldeffekttransistors? | ||
+ | |||
F: Was gibt es fuer nicht ideale Effekte? + Zeichnen der Kurve | F: Was gibt es fuer nicht ideale Effekte? + Zeichnen der Kurve | ||
+ | |||
+ | F: Wie wirkt sich die Temperatur auf Transistor aus? + Zeichnen der Kurve | ||
+ | |||
F: Was ist CMOS? | F: Was ist CMOS? | ||
+ | |||
F: zeichne NOR Gatter. | F: zeichne NOR Gatter. | ||
- | PNR | + | ====== |
F: Wie ist ein Flurplan aufgebaut und Bestandteile? | F: Wie ist ein Flurplan aufgebaut und Bestandteile? | ||
+ | |||
F: Was wird bei Power Planning gemacht? | F: Was wird bei Power Planning gemacht? | ||
+ | |||
F: Io Limitierendes Design vs Logik Limitierendes** auch Bonding Zellen und Namen dieser????? | F: Io Limitierendes Design vs Logik Limitierendes** auch Bonding Zellen und Namen dieser????? | ||
+ | |||
**F: Aspect Ratio was ist das?** | **F: Aspect Ratio was ist das?** | ||
+ | |||
F: Was fuer Strategien gibt es beim Platzieren? | F: Was fuer Strategien gibt es beim Platzieren? | ||
+ | |||
**F: Warum Redundante Logik beim Platzieren und Beispiele? | **F: Warum Redundante Logik beim Platzieren und Beispiele? | ||
+ | |||
F: Wie wird Signalintegritaet bei Routing gewaehrleistet? | F: Wie wird Signalintegritaet bei Routing gewaehrleistet? | ||
+ | |||
F: Was sind die Ausgaben des PnR? | F: Was sind die Ausgaben des PnR? | ||
+ | |||
**F: Warum nochmal Netzliste als Ausgabe?** | **F: Warum nochmal Netzliste als Ausgabe?** | ||
- | Low Power: | + | ====== |
F: Leistung von Schaltung Formel aufschreiben(P_switching)! | F: Leistung von Schaltung Formel aufschreiben(P_switching)! | ||
+ | |||
F: Wie kann man jeden Faktor davon Optimieren?: | F: Wie kann man jeden Faktor davon Optimieren?: | ||
+ | |||