Disclaimer: Dieser Thread wurde aus dem alten Forum importiert. Daher werden eventuell nicht alle Formatierungen richtig angezeigt. Der ursprüngliche Thread beginnt im zweiten Post dieses Threads.
Live-Berichterstattung Korrektur SS18
GRAde noch so bestanden.
Addressierungsart: integrierte Peripherie
Live-Berichterstattung der Live-Berichterstattung: Adressierungsart “Addressierungsart”
Was macht man bei Hazards? Genau: Einfach keine Pipeline.
Ist es absehbar, wann die Klausur korrigiert ist, bzw. wann die Noten in meinCampus stehen?
Was zeichnet einen superskalaren Prozessor aus: die CPU
“Links-Rechts-Shift”
Wie vermeidet man den Hazard: Man umgeht ihn.
Also basierend auf letztem Jahr ca. 6 Wochen
@Stupid Genius Letztes Jahr gabs soweit ich weiß keinen Zweitkorrektor und deshalb hat es so lange gedauert. Ich hoffe, dass das dieses Jahr besser ist.
Wie kann man den Hazard vermeiden kann: Keine for-Schleife verwenden.
muli $a2, $a1, 1 um a1 nach a2 zu kopieren
SIMT = SIMD + SMT
Speedup Pipeline (vollstaendige Rechnung): n/1 \approx n
SIMT: Alle Thread arbeiten die gleiche Instruktion auf den gleichen Daten ab, das Ergebnis des Schnellsten wird genommen.
Wann ist PIO schneller? Wenn der Prozessor keine anderen Aufgaben hat, kann er das warten selber uebernehmen, anstatt jemanden zu beauftragen.
Fruehenstens Montag abend gibt’s Ergebnisse.
Was ist die Bestehensgrenze in Punkten?
Gibt es eine Statistik?